QuartusⅡが出力したピンアウトをCPLD周りの回路図に書き戻しました ピン配置は機能グループとは関係なくバラバラですがおそらくコンパイラがフロアプランで最適化していると思われ、そのまま接続しておきます。ヘタにピン再配置するとフィッティングできなく…
引用をストックしました
引用するにはまずログインしてください
引用をストックできませんでした。再度お試しください
限定公開記事のため引用できません。